Saltar al contenido

Introducción al diseño de hardware con Verilog

Modalidad: Distancia
Duración: 5 semanas
Horas de dedicación: 6–8 horas por semana
Familia: Electrónica
Sector: Nuevas tecnologías

Aprender lenguaje de descripción de hardware Verilog utilizado en la industria en el diseño de hardware digital y microprocesadores esa medida.

¿Qué encontraré en este curso?

apoyo a los sistemas digitales de hardware existente están diseñados generalmente para los ricos espacio físico ocupado por un número de circuitos integrados, ya que se desarrolla parcialmente la meta en la FPGA (Field Programmable Gate Array del campo), un único chip. FPGA es un circuito digital integrado, el cual, debido a que son dispositivos digitales (puertas, pestillos, y similares), la matriz de memoria está configurado para soportar una conexión entre el sistema de red y el equipo terminal, el circuito digital puede ser implementado como se es deseable para el usuario. FPGA programa comienza con un lenguaje de descripción de hardware Verilog (HDL) industrias dominantes. Sintaxis entre otras cosas, tales como cursos en línea, reuniones, algunos aspectos básicos del hardware Verilog y paradigmas de programación básicos de simulaciones simultáneas.

¿Qué aprenderé en este curso online gratuito?

El modelo de simulación de la descripción de hardware Verilog centro en el lenguaje Verilog de un equipo de modelado

Temario del curso:

Nota 1 – Introducción a la tecnología FPGA Verilog y su uso hoy en día, lenguaje de descripción del material presentado. En MODULOS Verilog y técnicas de estimulación. Asunto: ASIC digital y la tecnología FPGA Descripción del paquete de idioma material de estímulo y simulación de sistemas digitales Nota 2 – Diseño del módulo es un módulo creado en el estado anterior está establecido para crear un sistema de una manera modular. Temas: Módulo binario sumador completo suma del sumador sumador de 4 bits propuesta de Oriente Medio. Tres semanas – otro tipo de descripción de los elementos básicos de módulos y procedimientos Verilog bloques pueden crear un equipo digital expresiones lógicas. Asunto: ● multiplexores. ● Módulo básico. ● Procedimiento de bloque. ● expresiones booleanas. 4 semanas – un diseño de sistema secuencial lógico secuencial. Con este fin, es importante conocer los diferentes tipos de actividad interruptores de circuito secuencial de bloques de construcción. Asunto: ● ● * 5 secuencial lógica flip-flop (SR pestillo no tiene un reloj, el reloj, el flip-flop JK) – registros, sistema secuencial, así como informes del valor del contador y la consola de distribución, tales como el contadores, registros de desplazamiento y los países del diseño de la máquina. Asunto: contable. supervisión. Variables y distribuir el registro de desplazamiento.

Advertisement

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *